Fujitsu zaprezentowało procesor Monaka nowej generacji, 144-rdzeniowy procesor do zastosowań w centrach danych. Satoshi Matsuoka z Centrum Nauk Obliczeniowych RIKEN zaprezentował próbkę mechaniczną na platformie mediów społecznościowych X. Procesor Monaka został opracowany we współpracy z
Broadcom i wykorzystuje innowacyjną architekturę 3.5D eXtreme Dimension System-in-Package obejmującą cztery 36-rdzeniowe chiplety wyprodukowane w procesie N2 firmy TSMC. Chiplety te są ułożone twarzą w twarz z płytkami SRAM poprzez hybrydowe łączenie miedzi, wykorzystując proces N5 firmy TSMC dla warstwy pamięci podręcznej. Cechą wyróżniającą projekt Monaka jest podejście do architektury pamięci. Zamiast włączać HBM, Fujitsu zdecydowało się na kości czystej pamięci podręcznej poniżej logiki obliczeniowej w połączeniu z kompatybilnością z pamięcią DDR5 DRAM, potencjalnie wykorzystując zaawansowane moduły, takie jak MR-DIMM i MCR-DIMM.
Moduł we/wy procesora obsługuje najnowocześniejsze interfejsy, w tym pamięć DDR5, PCIe 6.0 i CXL 3.0, zapewniając bezproblemową integrację z nowoczesną infrastrukturą centrum danych. Bezpieczeństwo projektu zostało zapewnione dzięki wdrożeniu architektury poufnego przetwarzania danych Armv9-A w celu lepszej izolacji obciążenia. Fujitsu postawiło przed procesorem Monaka ambitne cele. Celem firmy jest osiągnięcie do 2027 roku dwukrotnie większej efektywności energetycznej w porównaniu z obecnymi procesorami x86 przy jednoczesnym zachowaniu możliwości chłodzenia powietrzem. Procesor ma na celu wykonywanie AI i HPC z obsługą Arm SVE 2, która umożliwia długości wektorów do 2048 bitów. Procesor Monaka, którego premiera zaplanowana jest na rok finansowy 2027 Fujitsu (od kwietnia 2026 do marca 2027), staje się konkurentem procesorów AMD EPYC i Intel Xeon.
Source link